Project

Betrouwbare on-chip netwerken

Looptijd
01-03-2017 → 30-06-2020
Financiering
Gewestelijke en gemeenschapsmiddelen: Bijzonder Onderzoeksfonds
Mandaathouder
Onderzoeksdisciplines
  • Natural sciences
    • Computer system architecture
    • Performance modelling
    • System software and middleware
    • Computer architecture and networks not elsewhere classified
    • Language processors
    • Programming languages and technologies
  • Engineering and technology
    • Computer architecture and organisation
    • Memory structures
    • Performance evaluation, testing and simulation of reliability
    • Processor architectures
    • Computer hardware not elsewhere classified
Trefwoorden
on-chip-netwerk computerarchitectuur GPU
 
Projectomschrijving

On-chip netwerken zijn een schaalbaar alternatief voor busgebaseerde communicatie in multicore processors. Een belangrijke uitdaging bestaat erin deze on-chip netwerken betrouwbaar te laten opereren. In dit project zullen we nieuwe methodes ontwikkelen teneinde fouten van voorbijgaande aard, zogenaamde transient errors of soft errors, alsook permanente fouten, zogenaamde hard errors, te tolereren. Hierbij zullen we betrouwbare cachecoherentieprotocollen ontwikkelen.