Project

Dynamisch vermogenbeheer in heterogene multi-core processors

Code
3G014417
Looptijd
01-01-2017 → 31-12-2020
Financiering
Fonds voor Wetenschappelijk Onderzoek - Vlaanderen (FWO)
Onderzoeksdisciplines
  • Natural sciences
    • Computer system architecture
    • Performance modelling
    • System software and middleware
    • Computer architecture and networks not elsewhere classified
  • Engineering and technology
    • Computer architecture and organisation
    • Memory structures
    • Performance evaluation, testing and simulation of reliability
    • Processor architectures
    • Computer hardware not elsewhere classified
Trefwoorden
vermogenbeheer computerarchitectuur
 
Projectomschrijving

Heterogene multicore processors zoals ARM’s big.LITTLE architectuur laten toe hoge prestatie te bekomen door prestatie-sensitieve toepassingen uit te voeren op een out-of-order processor, en vermogen te besparen door vermogen-gevoelige toepassingen uit te voeren op een in-order processor. In dit project focussen we op het optimaliseren van de prestatie binnen een beperkt vermogenbudget. Dit doen we in drie stappen: (i) partitionering van het vermogenbudget; (ii) allocatie van het vermogen aan de prestatie-kritische toepassing of uitvoeringsdraad; en (iii) identificatie van het optimale werkingspunt per draad (type processor, klokfrequentie, aantal concurrente SMT draden).